Проектування комбінаційних схем на мікросхемах різного ступеню інтеграції

18102
знака
5
таблиц
12
изображений

Міністерство освіти і науки України

Херсонський національний технічний університет

Кафедра економічної кібернетики

Курсовий проект

з дисципліни:

Прикладна теорія цифрових автоматів

Проектування комбінаційних схем на мікросхемах різного ступеню інтеграції

Виконала:

студентка групи 1зКСМ Петрова К.В.

перевірив: ст. викладач Хапов Д.В.

Херсон 2006


Реферат

Тема курсового проекту: “ПРОЕКТУВАННЯ КОМБІНАЦІЙНИХ СХЕМ НА МІКРОСХЕМАХ РІЗНОГО СТУПЕНЮ ІНТЕГРАЦІЇ”.

Мета курсового проекту: вивчення методів проектування комбінаційних схем на різноманітних мікросхемах, визначення їхньої складності і швидкодії.

Логічний елемент – це електронна схема, що реалізує визначену перемикальну функцію. Сукупність логічних елементів, призначених для перетворення двійкових змінних, називається логічною схемою. Логічні схеми можна підрозділити на послідовні (последовательностные) і комбінаційні.

Комбінаційною прийнято називати схему з п входами і т виходами, у якої сукупність вихідних сигналів у даний момент часу цілком визначається сукупністю вхідних сигналів, що діють у даний момент часу, і не залежить від вхідних сигналів, що діють у попередні моменти часу. Говорять, що така схема має один стан. Отже, поводження комбінаційної схеми може бути описано системою перемикальних функцій. Розрізняють задачі аналізу і синтезу комбінаційних схем.

Задача аналізу комбінаційної схеми (КС) зводиться до знаходження системи власних логічних функцій, що відбивають логіку роботи такої схеми. У процесі аналізу з цієї схеми виключають елементи, що не впливають на логіку роботи схеми (формувачі, елементи узгодження і т.д.), а потім визначається система власних функцій.

Задача синтезу є зворотну до задачі аналізу і формулюється наступним чином. Дана перемикальна функція і дана система логічних елементів; необхідно побудувати КС, що реалізує задану функцію на заданих елементах.


Основні теоретичні положення

Логічний елемент – це електронна схема, що реалізує визначену перемикальну функцію. Сукупність логічних елементів, призначених для перетворення двійкових змінних, називається логічною схемою. Логічні схеми можна підрозділити на послідовні (последовательностные) і комбінаційні.

Комбінаційною прийнято називати схему з п входами і т виходами, у якої сукупність вихідних сигналів у даний момент часу цілком визначається сукупністю вхідних сигналів, що діють у даний момент часу, і не залежить від вхідних сигналів, що діють у попередні моменти часу. Говорять, що така схема має один стан. Отже, поводження комбінаційної схеми може бути описано системою перемикальних функцій. Розрізняють задачі аналізу і синтезу комбінаційних схем.

Задача аналізу комбінаційної схеми (КС) зводиться до знаходження системи власних логічних функцій, що відбивають логіку роботи такої схеми. У процесі аналізу з цієї схеми виключають елементи, що не впливають на логіку роботи схеми (формувачі, елементи узгодження і т.д.), а потім визначається система власних функцій.

Задача синтезу є зворотну до задачі аналізу і формулюється наступним чином. Дана перемикальна функція і дана система логічних елементів; необхідно побудувати КС, що реалізує задану функцію на заданих елементах.

Синтез комбінаційної схеми на логічних елементах можна умовно розбити на три етапи.

На першому етапі, виходячи з таблиці істинності перемикальної функції, що описує роботу синтезованої комбінаційної схеми, знаходять мінімальну диз'юнктивну нормальну форму (МДНФ) функції (чи її заперечення).

Якщо функція, що описує роботу синтезованої схеми, є частково визначеною (заданою не на всіх 2n наборах), то попередньо роблять оптимальне її до визначення (таке, при якому функція буде мати більш просту МДНФ). На цьому перший етап закінчується.

На другому етапі функцію записують у так називаної операторній формі, тобто у вигляді суперпозиції операторів логічних елементів. Оператором логічного елемента називають функцію, що реалізується цим елементом. Якщо число входів в операторах досить велике, то одержання операторного запису функції зводиться до її представлення в одній зі стандартних канонічних нормальних форм. Таких форм вісім.

 

Рис.1.1

На прикладі МДМФ функції, заданою діаграмою Вейча на рис. 1.1,

f(x3, x2, x1) = ,

покажемо метод одержання всіх нормальних форм. Позначати нормальні форми будемо шляхом указівки внутрішньої і зовнішньої функції розкладання. Так, у ДНФ внутрішньою функцією є функція І, а зовнішньої - АБО, тобто ДНФ є формою типу І/АБО.

Узявши подвійне заперечення МДНФ функції і застосувавши кілька разів правило де Моргана, послідовно одержимо наступні нормальні форми:

f(x3, x2, x1) = =

форма І/АБО

== =

форма І-НІ/І-НІ

= =

форма АБО/І-НІ

=

форма АБО-НІ/АБО

Одержавши МДНФ заперечення заданої функції тобто (x3, x2, x1) = , запишемо ще чотири нормальні форми:

f(x3, x2, x1) = =

форма І/АБО-НІ

= =

форма І-НІ/І

= =

Форма АБО/І

=

форма АБО-НІ/АБО-НІ

Нормальні форми дозволяють одержати комбінаційну схему з двома рівнями (каскадами) логічних елементів, якщо елементи мають необхідне число входів.

Якщо ж число входів р елементів менше, ніж потрібно для реалізації отриманої нормальної форми, то змінні поєднують у групи, що містять не більш р елементів, і використовують співвідношення виду

x1x2…xm = (x1…xq)…(xs…xm); - асоціативність кон’юнкції.

x1 v x2 v…v xm = (x1v…v xq) v…v (xsv…v xm); - асоциативність диз’юнкції.

; - правило подвійного заперечення.

; - правило подвійного заперечення.


Число груп змінних також не повинне перевищувати р. У протилежному випадку зазначені перетворення виконують стосовно груп змінних. Такі перетворення дозволяють представити задану функцію в операторній формі з урахуванням числа входів елементів. Отримана в цьому випадку форма не буде нормальною, тому що за рахунок додаткового каскадування елементів комбінаційна схема буде містити більш двох рівнів.

На заключному третьому етапі по операторним представленнях функцій будується комбінаційна схема. Задана система елементів дозволяє реалізувати одне чи більше операторних представлень функції. Наприклад, при наявності елементів І, АБО і І-НІ можна використовувати в якості вихідної одну з п'яти нормальних форм (І/АБО, І-НІ/І-НІ, АБО/І-НІ, І-НІ/І, АБО/І) для одержання відповідних операторних представлень з урахуванням числа входів елементів. Для вибору однієї схеми з декількох можливих необхідно порівнювати їх по заданих параметрах. Найбільше часто такими параметрами є складність і швидкодія схем.

Існують кілька способів оцінки складності:

складність по Квайну (К), обумовлена як сумарне число входів усіх логічних елементів;

складність у числі логічних елементів М;

складність у числі умовних корпусів мікросхем:

,

де r — число типів мікросхем; mi — кількість мікросхем i-го типу; ni — число висновків мікросхеми i-го типу. У якості умовного використовується корпус мікросхеми на 14 виводів.

Параметри К и М доцільно використовувати при проектуванні інтегральних схем, тому що їхня вартість залежить від площі кристала, що пропорційна числу логічних елементів і числу їхніх входів. Оцінка N зручна при порівнянні складності пристроїв, побудованих на мікросхемах.

Швидкодія КС залежить від тимчасових параметрів логічних елементів t01 і t10, що характеризують затримку сигналів елементом (час переходу вихідного сигналу від одного логічного рівня до іншого). На практиці використовують звичайно усереднене значення часу затримки t = (t01 + t10)/2 чи максимальне t* = max (t01, t10).

Наприклад, для КС на однотипних елементах середній час затримки сигналів визначається як T = Lt, де L — рівень схеми, дорівнює числу елементів, що входять у максимальну по довжині ланцюжок елементів. Якщо використовуються елементи з різною затримкою, то в схемі визначається шлях, що вимагає максимального часу поширення сигналів.

Рис 1.2

Вибирається з декількох можливих КС, що краще інших задовольняє заданим параметрам.

Проектування КС з багатьма виходами відрізняється тим, що система перемикальних функцій піддається спільній мінімізації, а потім перетворюється до операторного представлення таким чином, щоб число використовуваних логічних елементів було мінімальним.

При реалізації перемикальних функцій у ряді випадків можна зменшити кількість корпусів мікросхем, використовуючи мікросхеми середнього ступеня інтеграції, наприклад, дешифратори і мультиплексори.

Оскільки дешифратор на п входів реалізує всі констітуенти одиниці, то для реалізації перемикальної функції від п змінних досить за допомогою АБО елемента одержати диз'юнкцію констітуент одиниці тих наборів, на яких функція приймає одиничні значення. Якщо дешифратор має інверсні виходи, то відповідно до правила де Моргана замість АБО елемента варто використовувати елемент І-НІ.

Наприклад, функцію , представлену в ДДНФ, можна реалізувати за допомогою трьох входового дешифратора з прямими (рис. 1.2, а) чи інверсними (рис. 1.2, б) виходами.

Якщо з кожної констітуенти можна винести за дужки змінну, то при наявності в дешифратора (стробуючого) входу Е знадобиться дешифратор з меншим числом інформаційних входів. Представивши останню з розглянутих функцій у вигляді , можна реалізувати її з використанням двухвходового дешифратора (рис. 1.2, в).

Дешифратори найбільше доцільно використовувати при реалізації систем перемикальних функцій. У цьому випадку для побудови схем потрібно один дешифратор і стільки логічних елементів, скільки функцій містить система.

Мультиплексор з N інформаційними входами і k = log2N керуючими входами дозволяє виключити k з п змінних перемикальної функції, представивши її через залишкові функції, кожна з яких залежить не більш ніж від n-k змінних.

Так, після двохкратного застосування леми про розкладення больової функції по змінній, функція y = f(xn,…,x1) може бути представлена у формі


де f0, f1, f2, f3 — залишкові функції від n–2 перемінних. Схема, що відповідає такому представленню функції, показана на рис. 1.3.

Залишкові функції можуть бути реалізовані будь-яким способом. Зокрема, кожна з них може бути представлена через свої статочне функції з використанням мультиплексоров. У кожнім конкретному випадку необхідно оцінювати складність схем при чи тім іншому способі реалізації функції. Помітимо, що складність схем залежить від того, які перемінні виключаються. Для одержання найбільш простої схеми може знадобитися перебір усіх комбінацій включаюдчи перемінних.

При реалізації функції від чотирьох перемінних з використанням мультиплексора, що має два керуючі входу (рис. 1.4), треба виключити шістьох різних пар перемінних (x4x3, x4x2, x4x1, x3x2, x3x1, x2x1,). При виключенні кожної пари перемінних діаграму Вейча заданої функції можна розглядати як чотири самостійні діаграми для залишкових функцій f0, f1, f2, f3.


 

На рис. 1.5 показані всі шість варіантів визначення залишкових функцій. Виключає перемінні зазначені біля діаграм для кожного варіанта. Схеми на елементах І-НІ, що відповідають кожному варіанту, представлені на рис. 1.6. Найбільш проста реалізація заданої функції є при виключенні за допомогою мультиплексора перемінних х1 і х2 (рис. 1.7).

При побудові схем варто враховувати навантажувальну здатність виходів мікросхем і, при необхідності, усувати перевантаження відповідною розв'язкою.

рис. 1.7
Визначення варіанту завдання

Синтез комбінаційної схеми на логічних елементах можна умовно розбити на три етапи.

Визначаємо варіант перемикальної (больової) функції. Для цього номер варіанту переводимо у двійкову систему числення і записуємо шість його молодших розрядів у вигляді: a6 a5 a4 a3 a2 a1.

54 (110110): a6 =1, a5 =1, a4 =0, a3 =1, a2 =1, a1 =0.

Визначивши значення ai, підставляємо їх у таблицю 1.1.

Таблиця 1.1

0 0 0 0 1 0
1 0 0 0 0 1
0 1 0 0 0 1
1 1 0 0 1 0
0 0 1 0 1 0
1 0 1 0 1 0
0 1 1 0 0 1
1 1 1 0 0 1
0 0 0 1 1 0
1 0 0 1 0 1
0 1 0 1 1 0
1 1 0 1 0 1
0 0 1 1 0 1
1 0 1 1 1 0
0 1 1 1 1 0
1 1 1 1 1 0

.


.

На першому етапі, виходячи з таблиці істинності перемикальної функції, що описує роботу синтезованої комбінаційної схеми, знаходять мінімальну диз'юнктивну нормальну форму (МДНФ) функції (чи її заперечення).

Для заданої функції і для її заперечення знаходимо МДНФ за допомогою діаграми Кароно–Вейча.

         .

МДНФ:      .

        .


МДНФ:.

Якщо функція, що описує роботу синтезованої схеми, є частково визначеною (заданою не на всіх 2n наборах), то попередньо роблять оптимальне її до визначення (таке, при якому функція буде мати більш просту МДНФ). На цьому перший етап закінчується.

На другому етапі функцію записують у так називаної операторній формі, тобто у вигляді суперпозиції операторів логічних елементів. Оператором логічного елемента називають функцію, що реалізується цим елементом. Якщо число входів в операторах досить велике, то одержання операторного запису функції зводиться до її представлення в одній зі стандартних канонічних нормальних форм. Таких форм вісім.

Узявши подвійне заперечення МДНФ функції і затосувавши кілька разів правило ДеМоргана, одержуємо нормальні форми:

і/ні

і-ні/і-ні

 або/і-ні

 або-ні/або


 і/або-ні

 і-ні/і

або/і

 або-ні/або-ні

Нормальні форми дозволяють одержати комбінаційну схему з двома рівнями (каскадами) логічних елементів, якщо елементи мають необхідне число входів.

Записуємо операторні представлення функції, що можуть бути реалізовані на елементах, заданих у табл. 1.2 та будуємо схеми:

Таблиця 1.2

Тип елементів Число елементів у корпусі Час затримки сигналів
0 1 1

2 або-ні,

2 і-ні/3 і

4/3 20/24

Информация о работе «Проектування комбінаційних схем на мікросхемах різного ступеню інтеграції»
Раздел: Коммуникации и связь
Количество знаков с пробелами: 18102
Количество таблиц: 5
Количество изображений: 12

Похожие работы

Скачать
120215
18
54

... ім часом компанії-виробники PLD звернули увагу на розробку саме таких програмних пакетів. 2. Призначення та структура системи автоматизованого проектування MAX+PLUS II Система автоматизованого проектування MAX+PLUS II являє собою інтегроване середовище для розробки цифрових пристроїв на базі програмувальних логічних інтегральних схем фірми Altera. Він забезпечує виконання всіх етапів, необхі ...

Скачать
35274
1
16

... цих проектів, їх компіляції, комп’ютерного моделювання, загрузки проекту на кристал ПЛІС. Програмні продукти фірм Xilinx та Altera на сьогоднішній день є найбільш поширеними САПР для проектування цифрових пристроїв на ПЛІС. Серед програмних продуктів Xіlіnx є як відносно прості вільно розповсюджувані системи, так і потужні інтегровані пакети, що дозволяють розробляти ПЛІС еквівалентної ємності бі ...

Скачать
27109
3
9

... тригері об’єднані і на них подається рівень логічної „1”; вхід С кожного тригера є лічильним входом. Рисунок 2.1 – Схема електрична принципова дільника частоти з коефіцієнтом ділення К=210 на JK-тригерах 2.3  Розрахунок споживаної потужності Відповідно до схеми електричної принципової до складу лічильника входять п’ять ІМС К555ТВ9 . Споживаний струм складає: К555ТВ9- 0.03 А; Напруга ...

Скачать
31435
5
8

... асемблера, яка дає можливість найбільш повно і раціонально використовувати апаратні і програмні ресурси мікро-ЕОМ. У даному курсовому проекті розроблено схему електричну принципову процесорного модуля з використанням мікропроцесора КР580ВМ80А 1. Загальний розділ 1.1. Призначення проектуємого пристрою У курсовому проекті прийняті наступні скорочення: БА - буфер адреси; БД - буфер ...

0 комментариев


Наверх